注册 | 登录读书好,好读书,读好书!
读书网-DuShu.com
当前位置: 首页出版图书科学技术计算机/网络数据库数据库理论数字设计原理(国外经典教材电子信息)

数字设计原理(国外经典教材电子信息)

数字设计原理(国外经典教材电子信息)

定 价:¥39.80

作 者: (美)Daniel D.Gajski著;李敏波译;李敏波译
出版社: 清华大学出版社
丛编项: 国外经典教材·电子信息
标 签: 数字系统设计

ISBN: 9787302097457 出版时间: 2005-05-01 包装: 平装
开本: 26cm 页数: 337 字数:  

内容简介

  近年来,我国的电子信息产业发展迅速,力争要成为"21世纪的世界制造中心"。这就迫切需要我国的高校能够培养出大量符合企业需求的高素质电子信息类人才。但是,目前传统的电子信息类教材已经落后于时代发展对电子信息教育的要求,急需一批门类齐全、具有国际水平的经典教材。引进国外的优秀电子信息教材,一方面可以了解和吸收国际现今的教学思想和教学方法,推动国内高校的课程改革和教学国际化进程,乃至对国内重点大学建设国际一流大学都能够提供宝贵的借鉴作用;另一方面能够培育出更多具有国际水准的电子信息类人才,提高我国电子信息产业的核心竞争力。为此,清华大学出版社从全球最大的高等教育出版机构一一培生教育出版集团(PearsonEducationGroup)引进了这套"国外经典教材·电子信息"教材。在该套教材的引进和出版过程中,我们邀请了一大批国内高校电子信息类专业的知名教授和相应领域的专家,与我们共同成立了专门的教材编审委员会,根据国内高校电子信息各专业的课程体系和培养方向,分期分批地从Pearson出版的电子信息系列教材中挑选出质量高、针对性强、适合国内教学的优秀教材。确定选题后,编委会委员直接参与或组织教材的翻译和审校,以确保教材内容的高质量和适应性。另外,为了更好地服务于教学和增强立体化教学的力度,我们在引进教材的同时也引进了与教材相配套的教学资料。该套教材的范围是电子信息和电子工程学科所属各专业的基础专业课和专业课,是对应专业的本科生,同时兼顾相关工程学科各专业的本科生或研究生。该套教材既可作为相应课程的教材或教学参考书,也适于相应技术领域的工程师和技术人员参考或自学。由于我们自身能力有限,该套教材在使用过程中很可能还会发现一些缺憾或问题,欢迎使用过的广大师生向我们提出意见或建议。同时,也非常期望广大读者向我们推荐优秀的国外电子信息类教材,同我们一起建设适合我国高等院校电子信息教学的优秀教材。

作者简介

  Gajski博士现任加利福尼亚大学信息和计算机科学系以及电气和计算机工程系的教授,是嵌入式系统设计和规范语言领域的领军人物,在数字电路、交换系统、超级计算机设计和VLSI结构方面有十多年的行业经验。此外,Gajski博士还在伊利诺斯大学的计算机科学系从事过十余年的学术研究,并曾主管SpecC语言小组的研究项目,担任嵌入式计算机系统UCI中心的主任,其研究课题包括以下内容:嵌入式系统、信息技术、设计方法学和电气设计环境、规范语言和CAD软件、设计科学。李敏波,01年1月获清华大学工学博士,随后在新加坡国立大学从事协同产品设计与门户的博士后研究。02年11月至今在金蝶软件公司中央研究院担任高级研究员。现任复旦大学软件学院零售与分销管理系统研究中心的副主任,从事教学和科研工作。相关图书数字信号处理器:体系结构、实现与应用系统与信号入门

图书目录

第1章  引言
  1.1  设计描述
  1.2  抽象层次
  1.3  设计流程
  1.4  CAD工具
  1.5  典型的设计流程
  1.6  引导图
  1.7  本章小结
  1.8  参考文献
  1.9  习题
第2章  数据的类型与表示
  2.1  定位数制
  2.2  八进制和十六进制数
  2.3  数制转换
  2.4  进制数的加法与减法
  2.5  负数的表示
  2.6  二进制补码的加法和减法
  2.7  二进制乘法
  2.8  二进制除法
  2.9  浮点数
  2.10  十进制数的二进制码
  2.11  字符码
  2.12  检错和纠错码
  2.13  汉明码
  2.14  本章小结
  2.15  参考文献
  2.16  习题
第3章  布尔代数与逻辑设计
  3.1  代数的性质
  3.2  布尔代数的公理化定义
  3.3  布尔代数的基本定理
  3.4  布尔函数
  3.5  正则形式
  3.6  标准形式
  3.7  其他逻辑运算
  3.8  数字逻辑门
  3.9  多输入和多算子的扩展
  3.10  门的实现
  3.11  VLSI技术
  3.12  本章小结
  3.13  参考文献
  3.14  习题
第4章  布尔函数的化简
  4.1  图表示法
  4.2  化简的卡诺图法
  4.3  不确定状态
  4.4  制表法
  4.5  门阵列的技术映射
  4.6  定制库的技术映射
  4.7  无险象设计
  4.8  本章小结
  4.9  参考文献
  4.10  习题
第5章  组合元件
  5.1  行波进位加法器
  5.2  超前进位加法器
  5.3  加法器/减法器
  5.4  逻辑单元
  5.5  算术逻辑单元
  5.6  译码器
  5.7  选择器
  5.8  总线
  5.9  优先编码器
  5.10  比较器
  5.11  移位器和循环移位器
  5.12  只读存储器
  5.13  可编程逻辑阵列
  5.14  本章小结
  5.15  参考文献
  5.16  习题
第6章  时序逻辑
  6.1  SR锁存器
  6.2  门控SR锁存器
  6.3  门控D锁存器
  6.4  触发器
  6.5  触发器类型
  6.6  时序逻辑的分析
  6.7  有限状态机模型
  6.8  时序逻辑的综合
  6.9  FSM模型的获得
  6.10  状态化简
  6.11  状态编码
  6.12  记忆元件的选择
  6.13  优化和时序
  6.14  本章小结
  6.15  参考文献
  6.16  习题
第7章  存储器件
  7.1  寄存器
  7.2  移位寄存器
  7.3  计数器
  7.4  十进制(BCD)计数器
  7.5  异步计数器
  7.6  寄存器文件
  7.7  随机存取器
  7.8  下推栈
  7.9  先进先出队列
  7.10  简单数据通路
  7.11  通用数据通路
  7.12  控制单元的设计
  7.13  本章小结
  7.14  参考文献
  7.15  习题
第8章  寄存器传输级设计
  8.1  设计模型
  8.2  FSMD定义
  8.3  算法状态机图
  8.4  利用ASM图进行综合
  8.5  寄存器共享(变量合并) 
  8.6  功能单元共享(算子合并) 
  8.7  总线共享(连线合并) 
  8.8  寄存器合并
  8.9  链接和多循环
  8.10  功能单元流水线
  8.11  数据通路流水线
  8.12  控制流水线
  8.13  进程安排
  8.14  本章小结
  8.15  参考文献
  8.16  习题
第9章  处理器设计
  9.1  指令集
  9.2  寻址方式
  9.3  处理器设计
  9.4  指令集设计
  9.5  CISC设计
  9.6  精简指令集
  9.7  RISC设计
  9.8  数据预取
  9.9  分支预测
  9.10  本章小结
  9.11  参考文献
  9.12  习题
附录A  实验室实验

本目录推荐